工作职责:
js4399金沙线路在佐治亚州约翰斯克里克地区开设了一家新的美国办事处,提供混合工作环境。我们是一家领先的半导体公司,专注于数据中心、企业基础设施和内存接口产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如注册时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。
- 个人对js555888金沙任务做出贡献的团队环境;
- 各种模块的全定制模拟js555888金沙,例如 PLL、振荡器、带隙、LDO、稳压器和高压检测电路;
- 提供尺寸/性能/时间表的可行性研究;
- 与验证/AMS js555888金沙进行规划和协调,以确保完整的验证覆盖范围;
- 提供布局规划并支持顶层芯片级数字和模拟电路的集成;
- 与方法论和 CAD 小组合作;
- 不同团队之间的接口,以确保成功的生产之路;
- 与其他利益相关者协调以确定需求和改进。
任职资格:
- 使用先进的深微米工艺进行模拟和低功耗js555888金沙的经验;
- 精通Verilog RTL编码技能(同步和异步状态机);
- 精通Hspice和其他模拟模拟器;
- 有 Cadence 原理图捕获经验;
- Linux 经验;
- 良好的沟通技巧、主人翁精神。
工作职责:
js4399金沙线路 在佐治亚州约翰斯克里克地区开设了一家新的美国办事处,提供混合工作环境。我们是一家领先的半导体公司,专注于数据中心、企业基础设施和内存接口产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如注册时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。
- 验证:制定并执行 DDR4 和 DDR5 内存系统的验证计划和测试用例,确保符合行业标准。验证内存组件的功能、兼容性和性能;
- 互连:评估内存系统均衡技术和传输线特性,以优化信号完整性和数据传输速率;
- 固件和 BIOS 开发:创建固件解决方案以增强内存系统功能和兼容性;
- 裕度算法:开发和实施裕度算法,以确保在各种操作条件下稳健运行;
- 脚本和编程:利用 Python 和 C++ 进行测试自动化、固件开发和数据分析,以简化验证流程;
- 测试开发:与js555888金沙和架构团队合作,js555888金沙和执行创新测试,将内存系统施加到极限;
- 数据分析:分析验证结果以识别和报告内存系统性能的问题、异常和潜在改进;
- 跨职能协作:与硬件和软件团队协作,解决验证和性能问题,确保产品为市场发布做好准备。
任职资格:
- 电气工程或计算机工程学士或硕士学位;
- 在 DDR4 和 DDR5 内存系统验证方面拥有丰富的经验;
- 5年以上相关工作经验;
- 拥有信号完整性和均衡技术方面的经验;
- DDR 训练算法的知识;
- 熟练掌握用于测试自动化、固件开发和数据分析的 Python 和 C++ 编程;
- 拥有内存控制器、固件和 BIOS 开发经验者优先;
- 对内存系统架构和行业标准有深入的了解;
- 强大的解决问题的能力和对细节的关注;
- 出色的沟通和团队合作能力;
- 拥有测试和验证方法的经验;
- 拥有指导初级工程师的经验。
工作职责:
js4399金沙线路 has opened a new U.S. location in the Johns Creek, GA area offering a hybrid work environment.我们是一家领先的半导体公司,专注于数据中心、企业基础设施和内存接口产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如注册时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。
js555888金沙正在寻找一位拥有超过 15 年经验的首席级数字设计工程师,他将帮助构建和开发各种产品的 RTL,重点领域是 DDR 服务器级内存控制器。理想的候选人将具有使用行业标准工具从 RTL 到 GDSII 流程的经验。此外,了解 RISCV 和 I2C/I3C 协议等嵌入式微控制器的知识也是有利的。您的贡献将是与其他全球团队成员合作,设计各种产品的构建块,以及为公司设计整个新产品。
- 指导和领导跨职能团队架构、开发和调试数字和混合信号电路;
- 在SystemVerilog/Verilog RTL中js555888金沙各种逻辑和状态机;
- 使用行业标准仿真和综合工具以及 LEC、CDC、Lint、DFT 和 STA 工具开发和调试 RTL;
- 提供 PPA(功耗、性能、面积)和进度估算,以及 RTL 的js555888金沙规范;
- 与验证/AMS js555888金沙团队协调,确保正确运行以及功能和代码覆盖率;
- 提供布局规划并支持顶层数字和模拟电路的集成;
- 与方法论和 CAD 团队合作;
- 与其他利益相关者协调以确定需求和改进。
任职资格:
- 必须拥有 15 年行业经验;
- 必须对DDR4/5服务器级内存控制器的架构定义有经验并有深刻的理解;
- 了解如何获得最小延迟和最大带宽;
- 了解命令放置和调度的权衡,可以有效管理激活和预充电命令;
- 熟悉ECC(SECDEC)和CRC;
- 了解 CHI/AXI 互连和总线协议;
- JEDEC 内存标准知识;
- 拥有先进深亚微米工艺的高速、低功耗数字js555888金沙经验;
- 精通 SystemVerilog/Verilog RTL,适用于行为模拟和综合;
- 精通 Design Compiler 和 PrimeTime;
- 编程/脚本专业知识,例如Perl、Tcl 和/或 Python;
- Linux 经验;
- 良好的沟通技巧、主人翁意识;
- 拥有嵌入式微控制器的经验是有益的。
工作职责:
js4399金沙线路在佐治亚州约翰斯克里克地区开设了一家新的美国办事处。我们是一家领先的半导体公司,专注于数据中心、企业基础设施和内存接口产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如注册时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。除了我们的内存产品之外,我们的产品组合还包括 PCIe 重定时器和 CXL 内存扩展器。
- 验证:制定并执行 PCIe 和 CXL 系统接口的验证计划和测试用例,确保符合行业标准。验证 PCIe 和 CXL 功能、兼容性和性能;
- 互连:评估接口均衡技术和传输线特性,以优化信号完整性和数据传输速率;
- 脚本和编程:利用 Python 和 C++ 进行测试自动化和数据分析,以简化验证流程;
- 测试开发:与js555888金沙和架构团队合作,js555888金沙和执行创新测试,将 PCIe 和 CXL 接口施加到极限;
- 数据分析:分析验证结果以识别和报告问题、异常情况以及潜在的性能改进;
- 跨职能协作:与硬件和软件团队协作解决验证和性能问题,确保产品为市场发布做好准备。
任职资格:
- 电气工程或计算机工程学士或硕士学位;
- 在 PCIe 和 CXL 接口验证和调试方面拥有丰富的经验;
- 5年以上相关工作经验;
- 拥有信号完整性和均衡技术方面的经验;
- 了解 PCIe/CXL 培训和协议流程;
- 熟练掌握用于测试自动化和数据分析的 Python 和 C++ 编程。
- 有固件和 BIOS 开发经验者优先;
- 对服务器平台架构和行业标准有深入的了解;
- 强大的解决问题的能力和对细节的关注;
- 出色的沟通和团队合作能力;
- 拥有测试和验证方法的经验;
- 拥有指导初级工程师的经验。
关于js555888金沙:
Montage Technologies 在佐治亚州约翰斯克里克地区开设了一家新的美国办事处。js555888金沙是一家领先的半导体公司,专注于企业级内存产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如寄存器时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。
职位描述:
作为一名验证/硬件工程师,您将负责js4399金沙线路 DDR 内存、CXL、PCIe 和 PMIC 系统的工程表征和故障分析,您将成为确保我们企业级组件和技术的可靠性、性能和兼容性的关键贡献者。您将与跨职能团队密切合作,制定和执行验证计划、构建验证硬件并实施自动化,以确保我们的系统解决方案符合最高质量标准。主要职责是:
- 开发用于编程、训练和验证 DDR、CXL、PCIe 和 PMIC 硬件的工具和方法;
- 对 DDR、CXL、PCIe 和 PMIC 硬件进行工程表征、客户支持和故障分析,以了解其性能特征、js555888金沙和运行实验、分析数据并向其他团队成员展示结果;
- 根据行业规范执行测试和验证早期芯片,分析安全、DDR、CXL、PCIe 和 PMIC 硬件的性能和行为,以确保它们满足所需的规范;
- 调查并解决测试过程中发现的问题,以确定故障的根本原因,并与js555888金沙和开发团队密切合作寻找解决方案;
- 通过测量数据传输速率、延迟、功耗和其他相关参数来评估 DDR、CXL、PCIe 和 PMIC 硬件的性能,并分析性能数据并确定需要改进的领域;
- 对系统硬件进行故障分析,了解Bug的根源以及未来系统调试、裕量或训练故障时的预防方法;
- 维护详细的测试计划、测试报告和验证程序的文档,并记录遇到的任何问题,以及重现和解决这些问题所采取的步骤;
- 跨职能协作:与硬件和软件团队协作解决验证和性能问题,确保产品为市场发布做好准备。
资格:
- 电气工程学士或硕士学位;
- 在 DDR4 和 DDR5 内存系统、PCIe 或 PMIC 验证方面拥有丰富的经验;
- 3年以上相关工作经验;
- 拥有信号完整性和均衡技术经验;
- 熟练掌握用于测试自动化、固件开发和数据分析的 Python 和 C++ 编程;
- 拥有内存控制器、固件和 BIOS 开发经验者优先;
- 对内存系统架构和行业标准有深入的了解;
- 强大的解决问题的能力和对细节的关注;
- 出色的沟通和团队合作能力;
- 拥有测试和验证方法方面的经验。
关于js555888金沙:
Montage Technologies 在佐治亚州约翰斯克里克地区开设了一家新的美国办事处。js555888金沙是一家领先的半导体公司,专注于企业级内存产品。将有许多实践学习经验,具有重要的项目所有权和职业发展。
js4399金沙线路成立于2004年,是一家领先的IC设计公司,致力于为云计算和数据中心市场提供高性能、低功耗的IC解决方案。js4399金沙线路为要求严苛的云计算和数据中心市场提供业界领先的 DDR2 至 DDR5 内存接口产品。我们强大的产品组合包括内存模块所需的关键组件,例如寄存器时钟驱动器 (RCD)、数据缓冲器 (DB)、带集线器的 SPD EEPROM (SPD Hub)、温度传感器 (TS) 和电源管理 IC (PMIC)。这些产品符合JEDEC规范,专为RDIMM、LRDIMM、NVDIMM、UDIMM、SODIMM、MRDIMM等多种内存模块而设计,为高性能计算提供高速、大容量、高可靠性和低功耗的内存解决方案。
职位描述:
js555888金沙正在寻找验证工程师,帮助开发各种 DDR5 DIMM 产品、电源管理 IC (PMIC) 以及 CXL 2.0 产品的系统级 UVM 测试台。您的贡献将是领导并与其他全球团队成员合作构建系统级 SoC 测试的基础设施。您还将负责使用 SystemVerilog 和混合信号验证技术对系统和 IP 组件进行功能验证。
主要职责:
- 熟悉DDR5 DIMM系统级验证和PMIC IP验证;
- 与js555888金沙全球站点的组件测试验证团队密切合作;
- 与其他工程功能(例如js555888金沙、产品、规格工程)的接口;
- 必要时参与芯片调试;
- 开发、驱动和实施 UVM SystemVerilog 测试平台和基础设施;
- 根据需要制定激励措施、覆盖范围、SV 断言、脚本;
- 为初级工程师提供指导;
- 调试回归和失败的模拟。
资格:
- 电气工程、计算机工程或同等学历的学士或硕士学位;
- 5年以上相关工作经验;
- 对 CMOS 电路js555888金沙有很好的理解;
- 对从头开始构建 UVM 测试平台有深入的了解和实践经验;
- 精通数字和模拟仿真工具,例如:VCS、Xcellieum、Verdi等;
- 出色的调试和解决问题的能力;
- 对 DDR5 协议或 CXL 2.0 规范有深入了解。
工作职责:
- 编写微架构和集成js555888金沙规范;
- 为核心和总线标准跟踪逻辑、监控信号图、调试控制等编写RTL编码;
- 进行IP级Linting/CDC检查/综合/时序分析/形式化检查;
- 协助验证工程师完成模块到顶层的验证和调试;
- 在顶层调试 RTL 和门级波形,以便在修复错误时提供 ECO 解决方案;
- 对相关模块功能进行芯片调试。
任职资格:
- MSEE或以上学历,有数字js555888金沙经验;
- 强大的Verilog RTL编码、仿真调试和使用网表数据库进行ECO更改的技能;
- 拥有 VCS、Spyglass、DC、PT、等价检查等 EDA 工具的实践经验;
- 脚本基本功,熟悉Shell、Perl、Python等;
- 有上进心,良好的团队合作精神和沟通能力;
- 以下工作经验将是一项优势:
有DDR/CPU/GPUjs555888金沙经验;
拥有 AXI/AHB/APB 协议和基于 ARM 的结构js555888金沙经验;
拥有核心或总线跟踪和调试、信号监控、PCIe、JTAG 相关经验。
Montage Semiconductor, Inc.(位于 3955 Johns Creek Ct., Suite 300, Suwanee, GA 30024)正在寻找一名高级模拟工程师,负责js555888金沙存储器接口(eSPD、CXL)和电源管理 (PMIC) 设备中使用的模拟电路。职责包括:
js555888金沙和开发用于内存接口和电源管理设备的模拟电路,创建原理图并选择适当的组件以满足功耗、性能和面积目标;
生成模拟电路的详细原理图,确保它们符合所需的规格和标准,同时考虑电压水平、电流要求和接口兼容性等因素;
使用工具进行逻辑和晶体管级仿真,以验证模拟电路的功能和性能,并识别和解决仿真过程中可能出现的任何js555888金沙问题;
执行寄生提取以建模并考虑电路中的寄生元件,以确保电路性能,并进行准确建模以进行优化;
研究模拟电路的布局,考虑制造限制并确保js555888金沙稳健可靠,并与布局工程师合作,确保物理布局与原理图js555888金沙相匹配;
对模拟电路进行优化以满足功耗、性能和面积目标,同时改进电路js555888金沙、组件选择或拓扑以实现预期目标;
与其他工程团队(例如验证工程师、固件工程师和软件工程师)合作,将模拟电路集成到整个系统js555888金沙中;
制定测试计划并对模拟电路进行严格的测试和验证,包括基准测试,并使用自动化测试设备来验证功能和性能;
识别和解决js555888金沙和测试阶段出现的任何问题,改进电路js555888金沙以解决问题,评估与模拟电路js555888金沙相关的潜在风险和挑战,并制定电路缓解策略;和
维护js555888金沙过程的完整文档集,包括js555888金沙规范、模拟结果、布局详细信息和测试程序。
需要电气工程、电子工程理学硕士学位,以及 2 年模拟工程师或相关经验。必须具备模拟电路js555888金沙、模拟行为建模、Verilog A、台式测试设备、Virtuoso、Calibre、Spectre 和 SPICE 模拟器的技能。将简历发送至GAHR@montage-tech.com.
工作职责:
- js555888金沙、评估和验证CMOS模拟电路(PLL、DDR、USB、HDMI、ADAC、VDAC);
- 监督布局和验证活动,包括平面图、LVS 和 DRC。
任职资格:
- ASICjs555888金沙相关学士或硕士学位;
- 有射频/模拟ICjs555888金沙经验;
- 具有良好的模拟/混合信号电路分析和js555888金沙基础;
- 拥有 Verilog、AHDL 和/或 Matlab 经验;
- 能够进行布局并提供验证/调试指导;
- 对 EDA js555888金沙工具有扎实的了解(Analog Artist、spectre、HSPICE 和 nc-verilog ...);
- 熟悉C、C++、perl等计算机语言;
- 具有以下任何领域经验者优先:PLL、高速 I/O;
- 良好的沟通技巧和良好的英语口语/书面能力。
Montage Semiconductor, Inc.(位于 3955 Johns Creek Ct., Suite 300, Suwanee, GA 30024)正在寻找一名高级数字js555888金沙工程师,负责各种电路js555888金沙流程,包括 System Verilog 中的 RTL 编码、逻辑和混合信号仿真与验证,以及功耗、性能和面积 (PPA) 目标的优化。工作职责包括以下内容:
在 System Verilog 中编写微架构并执行 RTL 编码,以在更高的抽象级别记录复杂数字电路的行为;
从开始到性能周期,使用 System Verilog js555888金沙和编写 RTL 编码;
进行逻辑和混合信号仿真,以验证js555888金沙的正确性并检查功能的正确性,以确保整体系统行为符合预期并满足时序要求;
使用js555888金沙流程和js555888金沙工具进行仿真、调试、综合、时序分析,并运行各种 RTL 工具(综合、Lint、CDC/RDC、DFT)来识别和修复代码中的潜在问题,以满足功耗、性能和面积 (PPA) 目标;
执行优化以实现块规范中定义的 PPA;
通过 Lint 验证模块js555888金沙的语法错误,并通过 CDC 和 RDC 工具验证时钟/复位不匹配;
对模块中的关键路径实施细粒度功率门控,以减少泄漏并提高性能;和
与验证工程师、验证工程师和软件工程师等其他工程师合作,确保数字电路成功集成到更大的系统中。
需要电气工程、电子工程理学硕士学位,以及 2 年数字js555888金沙工程师、电子js555888金沙工程师或相关经验。必须具备 Cadence 工具(Virtuoso、Innovus、SimVision)、Synopsys 工具的技能以及 Verilog/System Verilog、数字js555888金沙、C++ 和 Python 编程知识。将简历发送至GAHR@montage-tech.com.